Time Sensitive Networking – TSN-Implementierung auf Basis von Intel FPGAs

Whitepaper 02: Time Sensitive Networking – TSN-Implementierung auf Basis von Intel FPGAs

Fraunhofer IPMS - Wireless Microsystems

Autor: Marcus Pietzsch

Time-Sensitive Networking (TSN) ist ein Set von Standards, der derzeit von der IEEE entwickelt wird. Die Weiterentwicklung soll den Grad des Determinismus in Switched Ethernet-Netzwerken nach IEEE 802.1 und 802.3 erhöhen. Im Wesentlichen bedeutet das die Umsetzung von Ethernet-Netzwerken mit 

  • garantierten Ende-zu-Ende Latenzen für echtzeitkritischen Datenverkehr
  • Übertragung von (zeit-) kritischen und unkritischen Datenverkehr über ein konvergentes Netzwerk
  • geringen Paketverlusten
  • geringen Latzenzschwankungen (Jitter)
 
Inhalt des Whitepapers
  • Einleitung
  • TSN in Anwendung – Ein Beispiel
  • TSN-Implementierung Intel FPGA Basis
  • Hardwarebeschreibung
  • Softwarebeschreibung
  • Zusammenfassung
  • Über das Fraunhofer IPMS

....mehr zum Thema IP-Core auf unserer Webseite

 

Bitte registrieren Sie Ihre Email-Adresse mit dem unternstehenden Formular, im Anschluss erhalten Sie den Downloadlink zum Paper.

Download Whitepaper 02

Time Sensitive Networking – TSN-Implementierung auf Basis von Intel FPGAs

Bitte füllen Sie das Pflichtfeld aus.
Bitte füllen Sie das Pflichtfeld aus!
Bitte füllen Sie das Pflichtfeld aus!
Bitte füllen Sie das Pflichtfeld aus.
Bitte füllen Sie das Pflichtfeld aus.
Bitte füllen Sie das Pflichtfeld aus!

Datenschutzerklärung

Bitte füllen Sie das Pflichtfeld aus.
Bitte füllen Sie das Pflichtfeld aus.
Eine Weitergabe des Whitepapers an Dritte ohne ausdrückliche, schriftliche Zustimmung des Fraunhofer IPMS ist untersagt.
Bitte füllen Sie das Pflichtfeld aus.